XA-500M - Module XMC, 2 ADC 500 Me/s et 2 DAC 615 Me/s, FPGA Artix-7

XA-500M - Module XMC, 2 ADC 500 Me/s et 2 DAC 615 Me/s, FPGA Artix-7
Fonctionnalités principales
  • Deux canaux ADC 14 bits à 500 MSPS
  • Deux canaux DAC 16 bits MSPS, 16 bits
  • 82 dB SFDR, 68 dBFS SNR A / D
  • 79 dB SFDR, 58 dBFS SNR D / As
  • Plage d’entrée 2 Vpp
  • 2 Vpp DC couplé, 1 Vpp AC gamme de sortie couplée
  • DIO sur P16 (17 paires différentielles)
  • Xilinx Artix-7 FPGA
  • Mémoire DDR3
  • Échantillon d’horloge programmable ou externe
  • Échantillonnage du système synchronisé à l’aide de
  • Horloge de référence commune et déclencheurs
  • Déclenchement encadré, logiciel ou externe
  • Enregistrer le calendrier et les événements d’acquisition
  • Fonctions de gestion de l’alimentation
  • Module XMC (75 × 150 mm)
  • Utilisez-le dans n’importe quel PC de bureau PCI Express, application compacte PCI / PXI, PXIe ou PCI Express câblée avec adaptateur en option
Les méthodes de déclenchement flexibles comprennent compteur de trame, le déclenchement logiciel et le déclenchement externe. L’horloge d’échantillonnage est une horloge externe ou une d’horloge PLL programmable intégrée.
Les fonctions de contrôle d’acquisition de données, de traitement du signal, de mise en mémoire tampon et d’interface système sont implémentées dans un dispositif FPGA Xilinx Artix-7. Deux mémoires 256Mx16 fournissent une mémoire tampon de données et une mémoire pour le FPGA.
Le microprogramme de périphérique Artix-7 FPGA peut être entièrement personnalisé à l’aide de VHDL et / ou Xilinx System Generator, ainsi que du jeu d’outils FrameWork Logic.
L’interface PCI Express 2.0 prend en charge des débits allant jusqu’à 1 600 Mo / s pour les données en continu ou en rafale sans tampon. Lors de l’utilisation d’une configuration standard impliquant des données en mémoire tampon DDR3, un débit de données continu allant jusqu’à 1600 Mo / s est pris en charge.

Vous aimerez peut-être aussi…

ed160044f6a8c8df4714b8f540266ce81111111