XA-160M - Module XMC, 2 voies A/D 160 Me/s 16 bits et 2 voies D/A 615 Me/s 16 bits, FPGA Artix-7

XA-160M - Module XMC, 2 voies A/D 160 Me/s 16 bits et 2 voies D/A 615 Me/s 16 bits, FPGA Artix-7
Fonctionnalités principales
  • Deux voies A / D 160 Me/s, 16 bits
  • Deux voies D / A 615 Me/s, 16 bits
  • 89 dB SFDR, 72 dBFS SNR A / Ds
  • 73 dB SFDR, 68 dBFS SNR D / A
  • Plage d’entrée 1Vpp
  • Plage de sortie 1Vpp
  • DIO sur P16 (19 paires différentielles)
  • Xilinx Artix-7 FPGA
  • Mémoire DDR3
  • Horloge d’échantillonnage programmable ou externe
  • Système d’échantillonnage synchronisé
  • Horloge de référence commune et Triggers
  • Fonctions de gestion de l’alimentation
  • Module PCI Express 2.0 XMC (75×150 mm)
  • Utilisation dans n’importe quel ordinateur de bureau PCI Express, PCI / PXI compact, PXIe ou une application PCI Express câblée

Le XA-160M est un module XMC IO doté de deux canaux A / D 160 MSPS de 16 bits et de deux canaux DAC de 16 bits 600 MSPS conçus pour les applications de réponse de stimulation, d’ultrasons et de servo-contrôle à haute vitesse.
Les méthodes de déclenchement flexibles comprennent les cadres comptés, le déclenchement du logiciel et le déclenchement externe. L’horloge de fréquence d’échantillonnage est soit une horloge externe, soit une source d’horloge PLL programmable embarquée.
Le contrôle de l’acquisition de données, le traitement du signal, la mise en mémoire tampon et les fonctions d’interface système sont implémentés dans un périphérique Xilinx Artix-7 FPGA. Deux mémoires 256Mx16 fournissent la mémoire tampon de données et la mémoire de calcul FPGA.
La logique peut être entièrement personnalisée en utilisant VHDL et MATLAB en utilisant le jeu d’outils FrameWork Logic. Le MATLAB BSP prend en charge le développement en temps réel du matériel dans la boucle en utilisant l’environnement Simulink graphique synoptique avec Xilinx System Generator.
L’interface PCI Express 2.0 prend en charge des débits continus allant jusqu’à 3200 Mo / s entre le module et l’hôte. Un système de paquets de données flexible mis en œuvre sur l’interface PCIe fournit à la fois des débits de données élevés à l’hôte qui est facilement extensible pour des applications personnalisées.

519a999fa2bac90db6ea05fe0b5d4aaeLLLLLLLLLLLLLLLLLLLLLLLLLLLLLLL